WWW.DISSERS.RU

БЕСПЛАТНАЯ ЭЛЕКТРОННАЯ БИБЛИОТЕКА

   Добро пожаловать!


Pages:     | 1 |   ...   | 7 | 8 ||

4.4. По экспериментальным временным диаграммам определить коэффициенты деления Kn частоты импульсов на выходах n-го разряда счетчика и результаты записать в табл.7.fвх Tn Kn = =, fn Tвх где fвх, Tвх - частота и период следования импульсов на входе младшего разряда счетчика; fn, Tn - частота и период следования импульсов на выходе n-го разряда счетчика.

Таблица 7.Коэффициенты деления частоты K1 K2 K3 KСуммирующий счетчик Вычитающий счетчик 4.5. Заполнить по результатам эксперимента таблицу истинности суммирующего счетчика с последовательным переносом (табл. 7.2) 4.6. Завершить работу, закрыв программу Electronics Workbench не сохраняя файлов с результатами моделирования. (File Revert to Saved…. ОК).

5. Провести исследования вычитающего счетчика с последовательным переносом на JK -триггерах.

Таблица 7.Число поданных импульсов Установившееся состояние на синхровход C разрядов счетчика Двоичное C Десятичное Q4 Q3 Q2 Q0 0000 5.1. На рабочем поле программы Electronics Workbench v.5.собрать схему вычитающего счетчика с последовательным переносом на JK -триггерах. (см. рис. 7.9). Для этого выполнить следующие действия:

5.1.1. Из программы Electronics Workbench открыть файл sub_ct2jk.ewb. Путь открытия файла: File Open в открывшемся окне Open Circuit File двойным щелчком левой клавиши мыши открыть папку 2102 выбрать файл sub_ct2jk.ewb нажать кнопку «Открыть».

Рис. 7.9. Схема установки для исследования вычитающего двоичного счетчика с последовательным переносом на JK -триггерах 5.1.2. Сохранить открытый файл под именем № компьютера_ sub_ct2jk.ewb в папке 2102 (File Save As… впечатать имя сохраняемого файла, например W2_sub_ct2jk.ewb нажать кнопку «Сохранить» при помощи левой клавиши мыши.

5.1.3. Убедиться в соответствии лабораторной установки схеме на рис. 7.9 и, в случае отличия, внести изменения. Положение переключателей SB1 и SB2 следует устанавливать при помощи клавиш «C» и «S». После этого предъявить моделируемую установку для проверки инженеру.

5.2. Включить питание моделируемой лабораторной установки и, при необходимости, подачей напряжения уровня логической единицы установить триггера в состояние Q1=1, Q2=1, Q3=1, Q4=(верхнее положение переключателя SB2 ). После этого перевести переключатель SB2 в нижнее положение, что соответствует подаче на входы S установки триггеров логического нуля.

5.3. Зафиксировать и отметить на графиках рис. 7.10 логические уровни выходных сигналов Q1...Q4 триггеров при последовательном изменении сигнала на синхровходе C. Красный цвет индикаторов соответствует высокому уровню напряжения (+5В – уровень логической единицы), а белый – низкому (0В – логический ноль).

Уровень синхросигнала набирать при помощи ключа SB1 последовательно в соответствии с временными диаграммами на рис. 7.10.

Число вычитаемых импульсов (в десятичном коде) -1 -2 -3 -4 -5 -6 -7 -8 -9 -10 -11 -12 -C t Q t Q t Qt Qt Рис. 7.10. Экспериментальные временные диаграммы в двоичном вычитающем счетчике с последовательным переносом 5.4. По экспериментальным временным диаграммам определить коэффициенты деления Kn частоты импульсов на выходах n-го разряда вычитающего счетчика и результаты записать в табл.7.fвх Tn Kn = =, fn Tвх где fвх, Tвх - частота и период следования импульсов на входе младшего разряда счетчика; fn, Tn - частота и период следования импульсов на выходе n-го разряда счетчика.

Таблица 7.Число поданных импульсов Установившееся состояние на синхровход C разрядов счетчика Двоичное C Десятичное Q4 Q3 Q2 Q0 1111 5.5. Заполнить по результатам эксперимента таблицу истинности вычитающего счетчика с последовательным переносом (табл. 7.3).

5.6. Завершить работу, закрыв программу Electronics Workbench не сохраняя файлов с результатами моделирования. (File Revert to Saved…. ОК).

6. Провести исследования реверсивного трехразрядного двоичного счетчика с последовательным переносом на JK -триггерах.

6.1. На рабочем поле программы Electronics Workbench v.5.собрать схему реверсивного трехразрядного двоичного счетчика с последовательным переносом на JK -триггерах. (см. рис. 7.11). Для этого выполнить следующие действия:

Рис. 7.11. Схема установки для исследования реверсивного двоичного счетчика с последовательным переносом на JK -триггерах 6.1.1. Из программы Electronics Workbench открыть файл rev_ct2jk.ewb. Путь открытия файла: File Open в открывшемся окне Open Circuit File двойным щелчком левой клавиши мыши открыть папку 2102 выбрать файл rev_ct2jk.ewb нажать кнопку «Открыть».

6.1.2. Сохранить открытый файл под именем № компьютера_ rev_ct2jk.ewb в папке 2102 (File Save As… впечатать имя сохраняемого файла, например W2_rev_ct2jk.ewb нажать кнопку «Сохранить» при помощи левой клавиши мыши.

6.1.3. Убедиться в соответствии лабораторной установки схеме на рис. 7.11 и, в случае отличия, внести изменения. Положение переключателей SB1… SB3 следует устанавливать при помощи клавиш «C», «R»и «–», соответственно. После этого предъявить моделируемую установку для проверки инженеру.

Таблица 7.Число поданных импульсов Установившееся состояние на синхровход C разрядов счетчика Двоичное C Десятичное Q3 Q2 QРежим сложения 0 ++++Переключение в режим вычитания ----6.2. Включить питание моделируемой лабораторной установки и, при необходимости, подачей напряжения уровня логической единицы сбросить триггера в состояние Q1=0, Q2=0, Q3=0 (верхнее положение переключателя SB2 ). Установить при помощи переключателя SB3 режим сложения и после этого перевести переключатель SB2 в нижнее положение, что соответствует подаче на входы R установки триггеров логического нуля.

6.3. В соответствии с данными табл. 7.4 в режиме сложения подать 4 положительных импульса на синхровход счетчика, фиксируя после каждого импульса состояние Q1...Q3 триггеров. Уровень синхросигнала набирать при помощи ключа SB1. Двоичный код состояний занести в табл. 7.4 и перевести его в соответствующий десятичный код. После этого, не выключая питание стенда, установить при помощи переключателя SB3 режим вычитания и продолжить подачу импульсов на синхровход счетчика при помощи переключателя SB1. Зафиксированное состояние триггеров занести в табл. 7.и перевести в десятичный код.

6.6. Завершить работу, закрыв программу Electronics Workbench не сохраняя файлов с результатами моделирования. (File Revert to Saved…. ОК).

Содержание отчета 1. Цель работы 2. Программа работы 3. Принципиальные электрические схемы всех лабораторных установок.

4. Временные диаграммы и таблицы с экспериментальными данными.

5. Краткие выводы по работе.

Контрольные вопросы При допуске к лабораторным работам:

1. Какая цель и программа работы 2. Как условно обозначаются логические элементы на электрических схемах 3. Какие уровни напряжения соответствуют логическому нулю а какие соответствуют логической единице 4. Чем отличаются статические триггера от динамических 5. При каких логических уровнях входных сигналов JK - триггер устанавливается в единичное состояние 6. При каких логических уровнях входных сигналов JK - триггер устанавливается в нулевое состояние 7. При каких изменениях логических уровней входных сигналов JK - триггер изменяет свое состояние на противоположное 8. Имеется ли запрещенная комбинация входных информационных сигналов для JK -триггера 9. Какой закон функционирования T -триггера 10. Каким образом на JK -триггере реализовать T -триггер 11. Какие функции выполняет суммирующий счетчик и в каком коде получается результат 12. Какие функции выполняет вычитающий счетчик и в каком коде получается результат 13. Какие функции выполняет реверсивный счетчик, и в каком коде получается результат При защите лабораторной работы необходимо ответить на все вышеперечисленные вопросы и, кроме того, необходимо:

1. Уметь составить таблицу состояний (истинности) для JK -триггера.

2. Уметь начертить и объяснить работу суммирующего двоичного счетчика с последовательным переносом на JK -триггерах.

3. Уметь начертить и объяснить работу вычитающего двоичного счетчика с последовательным переносом на JK -триггерах.

4. Уметь начертить и объяснить работу реверсивного двоичного счетчика с последовательным переносом на JK -триггерах.

5. Уметь определить коэффициент деления частоты двоичного счетчика.

Приложение Таблица ПУсловное графичеУсловное графическое обозначеское обозначение ние элемента и его буквенноТип элемента элемента в процифровое обозначение по отечеграмме Electronics ственным стандартам Workbench DD & Логический элемент 2И DD& Логический элемент 2И-НЕ DD Логический элемент 2ИЛИ DD Логический элемент 2ИЛИ-НЕ DD & Логический элемент 2И-НЕ СПИСОК ЛИТЕРАТУРЫ 1. Гусев В.Г., Гусев Ю.М. Электроника и микропроцессорная техника. – М.: Высш. шк., 2004.

2. Забродин Ю.С. Промышленная электроника: Учебник для вузов. – Минск: Высш. шк., 1982.

3. Дорошков А.В., Новотельнова А.В. Модельные эксперименты по электронике: Методические указания для выполнения лабораторных работ на компьютере по дисциплине «Электротехника и электроника» для студентов всех специальностей /Под ред. Булата Л.П. – СПб.: СПбГУНиПТ, 2004. – 62 с.;

4. Дорошков А.В. Расчет бестрансформаторного усилителя низкой частоты: Методические указания к выполнению курсовой работы по курсу «Электротехника и электроника» для студентов спец. 210200 и специализации 210206 всех форм обучения. – СПб.:

СПбГУНиПТ, 2003. – 51 с.;

5. Карлащук В.И. Электронная лаборатория на IBM. Программа Electronics Workbenсh и ее применение. – М.: Солон-Р, 2000.

6. Касаткин А.С., Немцов М.В. Электротехника. – М.: Высш.

шк., 2002.

7. Панфилов Д.И., Иванов Д.С., Чупурин И.Н. Электроника и электротехника в экспериментах и упражнениях. Практикум на Electronics Workbench. В 2 т. – М.: ДОДЕКА, 1999.

СОДЕРЖАНИЕ ВВЕДЕНИЕ…………………………………………………………..Тема 1. ПРИНЦИП ДЕЙСТВИЯ И ХАРАКТЕРИСТИКИ БИПОЛЯРНЫХ ТРАНЗИСТОРОВ………………………………...Тема 2. РЕЖИМЫ РАБОТЫ УСИЛИТЕЛЬНЫХ КАСКАДОВ НА БИПОЛЯРНЫХ ТРАНЗИСТОРАХ...........................................Тема 3. ЗАДАНИЕ РЕЖИМОВ РАБОТЫ УСИЛИТЕЛЬНЫХ КАСКАДОВ ПЕРЕМЕННОГО ТОКА НА БИПОЛЯРНЫХ ТРАНЗИСТОРАХ…………………….…………………………......Тема 4. ОПЕРАЦИОННЫЕ УСИЛИТЕЛИ И ИХ ПРИМЕНЕНИЕ ……………………………………………………..Тема 5. RS И JK -ТРИГГЕРЫ...........................................................Тема 6. D- И –T-ТРИГГЕРЫ...............................................................Тема 7. ДВОИЧНЫЕ СЧЕТЧИКИ……….......................................ПРИЛОЖЕНИЕ...………………………………………………….СПИСОК ЛИТЕРАТУРЫ................................................................Дорошков Александр Валентинович ТЕОРИЯ И КОМПЬЮТЕРНОЕ МОДЕЛИРОВАНИЕ УСТРОЙСТВ ЭЛЕКТРОНИКИ Учебное пособие Редактор Л.Г. Лебедева Корректор Н.И. Михайлова Компьютерная верстка А.В. Дорошков Директор ИПЦ Т.Г. Смирнова _ Подписано в печать..2006. Формат 6084 1/16.

Печать офсетная. Усл. печ. л. 7,79. Печ. л. 8,38. Уч.-изд. л. 8,Тираж 300 экз. Заказ № C _ _ СПбГУНиПТ. 191002, Санкт-Петербург, ул. Ломоносова, ИПЦ СПбГУНиПТ. 191002, Санкт-Петербург, ул. Ломоносова,

Pages:     | 1 |   ...   | 7 | 8 ||






















© 2011 www.dissers.ru - «Бесплатная электронная библиотека»

Материалы этого сайта размещены для ознакомления, все права принадлежат их авторам.
Если Вы не согласны с тем, что Ваш материал размещён на этом сайте, пожалуйста, напишите нам, мы в течении 1-2 рабочих дней удалим его.